ДДР4 СДРАМ: 16ГБДДР4 Свака 16-битна композиција ширине бита података 64-битног бита
КСПИ Фласх: Део 1ГБКСПИФЛАСХ, који се користи за чување конфигурационе датотеке ФПГА чипа
ФПГА банка: подесиви 12В, 18В, 2.5В, 3.0В ниво, ако треба да промените ниво, потребно је само да замените
Ниво интерфејса: Одговарајући положај се може подесити магнетним перлама.
Напајање матичне плоче: 5-12В напајање генерише два напајања преко Т1 чипа ЛТМ4628 како би се испунили тренутни захтеви ФПГА
Метод покретања основне плоче: ЈТАГ, КСПИФЛАСХ
Дефиниција стопице конекторске цеви: 4 продужетка велике брзине, 120 пинова Панасониц АКСК5А2137иг
Доња плоча СФП интерфејс: 4 оптичка модула могу постићи брзу комуникацију оптичким влакнима, брзином до 10ГБ/с
Фаве Плате ГКСБ такт: Доња плоча обезбеђује референтни такт од 200МХз за ГКСБ примопредајник
Доња плоча са 40 игличастим продужетком: резервисана 2 стандардна 2,54 мм 40-пинска продужетка Ј11 и Ј12, која се користи за повезивање модула које је дизајнирала компанија или функционалног кола модула које је дизајнирао сам корисник
Сат са језгром: вишеструки извори такта на плочи. Ово укључује извор системског такта од 100МХз
510кба100М000баг ЦМОС кристал
125МХз диференцијални сат примопредајника Ситтаид Сит9102 Цристал 300МХз ДДР4 екстерни диференцијални извор такта СИТ9102 кристал
ЈТАГ порт за отклањање грешака: МП5652 матична плоча има 6ПИН закрпу за преузимање ЈТАГ интерфејса за отклањање грешака
Погодно за кориснике да одвојено отклањају грешке на ФПГА
Ресетовање система: У исто време, дугме такође обезбеђује систему глобални сигнал за ресетовање МП5652 матичне плоче да подржи ресетовање по укључењу. Цео чип је ресетован
ЛЕД: Постоје 4 црвена ЛЕД светла на основној плочи, од којих је једно ДДР4 референтни индикатор напајања
Дугме и прекидач: Постоје 4 кључа на доњој плочи, која је повезана са одговарајућом стопом цеви на Ј2 конектору.
Обично висок ниво, притиском на ниски ниво
Кључне карактеристике Арриа-10 ГКС серије укључују: